

# Universidad Politécnica de Madrid ETSI de Telecomunicación



Departamento de Ingeniería Electrónica

### **Circuitos Electrónicos (CELT)**

Curso 2018-2019

## **Memoria final**

|          | Apellidos       | Nombre |
|----------|-----------------|--------|
| Alumno 1 | Arias Cuadrado  | David  |
| Alumno 2 | Gómez Rodríguez | Carlos |

| Código de pareja |  |
|------------------|--|
|------------------|--|

(El contenido de esta memoria debe ajustarse exactamente a los bloques analógicos y digitales de la práctica que se presenta. IMPORTANTE: Los comentarios en <u>cursiva</u> se han de eliminar en la versión final, incluyendo este)

#### 1. ESQUEMA COMPLETO DEL CIRCUITO ANALÓGICO

Incluya en esta página un diagrama completo del circuito analógico con los valores de todos los componentes. No copie el diagrama de otra fuente, como pueda ser el enunciado del proyecto.

#### 2. ESQUEMA COMPLETO DEL CIRCUITO DIGITAL

Incluya en esta página un diagrama completo del circuito digital. Represente cada bloque con sus entradas y salidas, y las interconexiones entre ellos. No copie el diagrama de otra fuente, como pueda ser el enunciado del proyecto.



### 3. DISEÑO DETALLADO DEL CIRCUITO ANALÓGICO

Crear un subapartado para cada etapa del circuito. Por cada etapa debe justificar el diseño de los componentes y los critérios de diseño empleados.

### 3.1 Etapa 1

Describa aquí la primera etapa. Incluya esquemáticos propios, no copias de otras fuentes.

<u>3.n Etapa n</u> Describa aquí la etapa n. Incluya esquemáticos propios, no copias de otras fuentes.

#### 4. DISEÑO DETALLADO DEL CIRCUITO DIGITAL

#### 4.1 Main

```
-- MAIN
-- Modulo principal que contiene como modulos
-- secundarios el Generador de senal y el receptor.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity main is
Port ( CLK : in STD LOGIC;
                BTN START : in STD LOGIC; -- Acciona la reproduccin del mensaje automtico.
                BTN STOP : in STD LOGIC; -- Para la reproduccin del mensaje automtico
                RESETO : in STD_LOGIC; --Resetea los displays
                PULSADOR : in STD LOGIC; -- Reactiva la recepcion de un mensaje
                SELECTOR: in STD LOGIC; --Mostrar mensaje o numero de palabras
                SPI CLK : out STD LOGIC;
           SPI DIN : out STD LOGIC;
                SPI_CS1 : out STD_LOGIC;
                LIN : in STD LOGIC; -- Lnea de entrada de datos
                AN : out STD LOGIC VECTOR (3 downto 0); -- Activacion individual displays
                SEG7 : out STD_LOGIC_VECTOR (0 to 6); -- Salida para los displays LED : out STD_LOGIC); --Indica el fin del mensaje
end main;
architecture a main of main is
component GEN SENAL is
 Port( CLK : in STD LOGIC;
                 BTNO : in STD LOGIC; -- acciona la reproduccin del mensaje automtico.
                 BTN1 : in STD LOGIC; -- para la reproduccin del mensaje automtico.
       SPI CLK : out STD LOGIC;
       SPI DIN : out STD LOGIC;
                                      -- DATA IN
                 SPI CS1 : out STD LOGIC); -- CHIP SELECT
end component;
component receptor
Port( CLK : in STD LOGIC; -- reloj de la FPGA
                 LIN : in STD LOGIC; -- Lnea de entrada de datos
                 RESET0 : in STD_LOGIC;
                 PULSADOR: in STD LOGIC;
                 SELECTOR: in STD LOGIC;
                 AN : out STD_LOGIC_VECTOR (3 downto 0); -- Activacin individual SEG7 : out STD_LOGIC_VECTOR (0 to 6); -- Salida para los displays
                 LED :out STD LOGIC);
end component;
begin
U1 : gen senal port map
 (CLK => CLK,
 BTN0 => BTN START,
 BTN1 => BTN_STOP,
  SPI_CLK => SPI_CLK,
  SPI_DIN => SPI_DIN,
SPI_CS1 => SPI_CS1);
```

```
U2 : receptor port map
(CLK => CLK,
  LIN => LIN,
  RESET0 => RESET0,
  PULSADOR => PULSADOR,
  SELECTOR=> SELECTOR,
  AN => AN,
  SEG7 => SEG7,
  LED => LED);
end a_main;
```

component aut duracion is

#### 4.2 Receptor

```
-- RECEPTOR
-- Contiene diferentes modulos
-- que transforman la seal binaria
-- en simbolos morse y un modulo de
-- visualizacion que transforma cada simblolo
-- en un digito del display
--
--
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD_LOGIC_unsigned.ALL;
entity receptor is
Port (CLK: in STD LOGIC; --Reloj con periodo de 20 ns
        LIN : in STD_LOGIC; --Entrada de Datos
                   \overline{\text{RESET0}} : in STD LOGIC; --Reset asincrono
                   PULSADOR: in STD LOGIC; -- Pone de nuevo el display en funcionamiento
        SELECTOR: in STD_LOGIC; --Mostrar mensaje o numero de palabras
AN: out STD_LOGIC_VECTOR (3 downto 0); -- Activacion individual displays
SEG7: out STD_LOGIC_VECTOR (0 to 6); -- Salida para los displays
                  LED : out STD LOGIC); --Indica el fin del mensaje
end receptor;
architecture Behavioral of receptor is
constant UMBRALO: STD_LOGIC_VECTOR (15 downto 0) := "0000000011001000"; -- 200 umbral ceros constant UMBRAL1: STD_LOGIC_VECTOR (15 downto 0) := "0000000011001000"; -- 200 umbral unos constant UMBRALS: STD_LOGIC_VECTOR (15 downto 0) := "0000000111110100"; -- 500 umbral ceros
(SEPARADOR)
         SIGNAL CLK 1ms : STD LOGIC;
         SIGNAL LINZ : STD LOGIC;
         SIGNAL VALID : STD LOGIC;
         SIGNAL DATO : STD LOGIC;
         SIGNAL DURACION : STD_LOGIC_VECTOR (15 downto 0);
         SIGNAL CO : STD LOGIC;
         SIGNAL C1 : STD LOGIC;
        SIGNAL CS : STD_LOGIC;
SIGNAL CODIGO : STD_LOGIC_VECTOR (7 downto 0);
         SIGNAL VALID DISP : STD LOGIC;
         SIGNAL FINAL: STD LOGIC;
         SIGNAL CONTADOR : STD_LOGIC_VECTOR (8 downto 0);
         SIGNAL CENTENAS : STD_LOGIC_VECTOR (7 downto 0); SIGNAL DECENAS : STD_LOGIC_VECTOR (7 downto 0);
         SIGNAL UNIDADES : STD LOGIC VECTOR (7 downto 0);
component div_reloj is
Port ( CLK : in STD_LOGIC;
        CLK_1ms : out STD_LOGIC);
end component;
component detector flanco is
Port ( CLK 1ms : in STD LOGIC; -- reloj
                   LIN : in STD LOGIC; -- Lnea de datos
                   VALOR : out STD LOGIC); -- Valor detectado en el flanco
end component;
```

```
Port ( CLK 1ms : in STD LOGIC;
       ENTRADA : in STD_LOGIC;
VALID : out STD_LOGIC;
        DATO : out STD_LOGIC;
       DURACION: out STD_LOGIC_VECTOR (15 downto 0));
end component:
component comp_16 is
Port ( P : in STD_LOGIC_VECTOR (15 downto 0);
    Q : in STD_LOGIC_VECTOR (15 downto 0);
    P_GT_Q : out STD_LOGIC);
end component;
component aut control is
Port( CLK_1ms : in STD_LOGIC; -- reloj
                VALID : in STD_LOGIC; -- entrada de dato vlido
                 DATO: in STD LOGIC; -- dato (0 o 1)
                CO: in STD_LOGIC; -- resultado comparador de ceros
C1: in STD_LOGIC; -- resultado comparador de unos
                 CS : in STD LOGIC; -- resultado comparador de espacios
                RESETO : in STD LOGIC;
                 PULSADOR : in STD LOGIC;
                 FINAL: in STD LOGIC;
                 CODIGO : out STD LOGIC VECTOR (7 downto 0); -- cdigo morse obtenido
                VALID DISP : out STD LOGIC; -- validacin del display
                 LED : out STD LOGIC;
                 CONTADOR: out STD LOGIC VECTOR(8 downto 0));
end component;
component visualizacion is
 Port( E0 : in STD LOGIC VECTOR (7 downto 0); -- Entrada sig. carcter
                  EN: in STD LOGIC; -- Activacin para desplazamiento
                  CLK_1ms : in STD_LOGIC; -- Entrada de reloj
                  RESETO : in STD LOGIC;
                  SELECTOR: in STD LOGIC;
                 CENTENAS: in STD_LOGIC_VECTOR(7 downto 0);
DECENAS: in STD_LOGIC_VECTOR(7 downto 0);
                  UNIDADES: in STD LOGIC VECTOR(7 downto 0);
                  SEG7 : out STD LOGIC VECTOR (0 to 6); -- Segmentos displays
                  AN : out STD_LOGIC_VECTOR (3 downto 0)); -- Activacin displays
end component;
component Deteccionfin is
 Port ( CLK 1ms : in STD LOGIC;
                  CODIGO : in STD LOGIC VECTOR (7 downto 0); -- cdigo morse obtenido
                  VALID_DISP : in STD_LOGIC;
                  FINAL : out STD LOGIC );
end component;
component bintobcd is
 Port( num_bin: in STD_LOGIC_VECTOR(8 downto 0);
                 centenas: out STD_LOGIC_VECTOR(7 downto 0);
decenas: out STD_LOGIC_VECTOR(7 downto 0);
                  unidades: out STD LOGIC VECTOR(7 downto 0));
end component;
begin
H1: div reloj port map (CLK, CLK 1ms);
H2: detector_flanco port map (CLK_1ms, LIN,LIN2);
H3: aut duracion port map (CLK 1ms, LIN2, VALID, DATO, DURACION);
H4: comp 16 port map (DURACION, UMBRALO, CO);
H5: comp_16 port map (DURACION, UMBRAL1, C1);
HS: comp 16 port map (DURACION, UMBRALS, CS);
H6: aut control port map
(CLK 1ms, VALID, DATO, CO, C1, CS, RESETO, PULSADOR, FINAL, CODIGO, VALID DISP, LED, CONTADOR);
M4: bintobcd port map (CONTADOR, CENTENAS, DECENAS, UNIDADES);
HF: Deteccionfin port map (CLK 1ms, CODIGO, VALID DISP, FINAL);
H7: visualizacion port
map(CODIGO, VALID DISP, CLK 1ms, RESETO, SELECTOR, CENTENAS, DECENAS, UNIDADES, SEG7, AN);
end Behavioral;
```

#### 4.3 Divisor del Reloj

-----

```
-- DIVISOR DEL RELOJ
-- Este modulo tiene como senal de entrada un reloj
-- CLK con un periodo de 20 ns, negando el valor de la salida
-- cada 1ms/(20ns*2) conseguimos crear un CLK que cambia
-- (de 0 a 1 o de 1 a 0) cada 0.5 ms y por tanto es un
-- reloj de perido un 1 ms.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity div_reloj is
Port ( CLK : in STD_LOGIC; -- Entrada reloj de la FPGA 50 MHz (Periodo de 20 ns)
                 CLK 1ms : out STD LOGIC); -- Salida reloj a 1 KHz (Periodo de 1 ms)
end div reloj;
architecture a_div_reloj of div_reloj is
signal contador : STD_LOGIC_VECTOR (15 downto 0):="000000000000000";
signal flag : STD LOGIC:='0';
begin
process (CLK)
begin
if (CLK'event and CLK='1') then
       contador<=contador+1;
        if (contador=25000) then --Cuando la cuenta llegue a medio periodo
               contador<=(others=>'0');
               flag<=not flag; -- Se niega el valor anterior de la salida
       end if;
end if:
end process;
CLK 1ms<=flag;
end a_div_reloj;
```

#### 4.4 Detector de Flancos

```
______
-- DETECTOR DE FLANCOS
-- Corrige perturbaciones de la parte analogica (LIN)
-- debidas al ruido, el modulo evita y corrige la falsa
-- alarma (Tener '1' cuando el mensaje es '0') y pequeñas
-- variaciones de la señal que son errores.
-- La variable suma tiene 20 muestras de los últmos
-- 20 ms de entrada.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity detector flanco is
Port ( CLK 1ms : in STD LOGIC; -- Reloj
                LIN : in STD LOGIC; -- Linea de datos
                VALOR : out STD_LOGIC); -- Valor detectado en el flanco
end detector flanco;
architecture a detector flanco of detector flanco is
constant UMBRALO: STD_LOGIC_VECTOR (7 downto 0):= "00000101"; -- 5 umbral para el 0 constant UMBRAL1: STD_LOGIC_VECTOR (7 downto 0):= "00001111"; -- 15 umbral para el 1
signal reg_desp : STD_LOGIC_VECTOR (19 downto 0):="00000000000000000"; -- Registro de los
ultimos 20 ciclos de reloj
signal suma : STD LOGIC VECTOR (7 downto 0) :="000000000"; -- Suma de todos los '1' de reg desp
signal s_valor : STD_LOGIC :='0';
begin
process (CLK 1ms)
begin
if (CLK 1ms'event and CLK 1ms='1') then
```

```
--v
suma el futuro primer valor (LIN)
       reg desp (19 downto 1) <= reg desp(18 downto 0); -- Desplaza todos los bits a la
izquierda
       reg_desp (0) <= LIN;</pre>
Anade el nuevo valor al registro
   if(s valor='1' and suma<UMBRAL0) then -- Si la salida es '1' y la suma de '1'
              s valor<='0';
                                                                                   -- de las
ultimas 20 muestras no supera
               -- el umbral de comparacion, la salida pasa a ser '0'
       elsif(s valor='0' and suma>UMBRAL1) then -- Si la salida es '0' y la suma de '1' de
              s_valor<='1';
                                                      -- las ultimas 20 muestras supera el
umbral
      end if;
de comparacion, la salida pasa a ser '1'
end if;
end process;
VALOR<=s valor;
end a detector flanco;
```

#### 4.5 Autómata de Duración

```
-- AUTÓMATA DURACIÓN
-- Este automata consigue mediante la entrada ('0' o '1') y el tiempo que esta dura
-- distinguir entre las cuatro posibles señales (RAYA, PUNTO, PAUSA O ESPACIO).
-- Si DATO vale 1 se trata de PUNTO o RAYA y si vale 0 se trata de PAUSA o ESPACIO
-- Si DURACIÓN es mayor que un umbral estarmos mandando RAYA O ESPACIO
-- y si es menor estaremos mandando PAUSA O PUNTO.
-- Las salidas solo se usar cuando se valide: VALID='1'.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut duracion is
    Port (CLK 1ms : in STD LOGIC; -- Reloj con periodo 1 ms
          ENTRADA : in STD LOGIC; -- 1 cuando SÍMBOLO; 0 cuando PAUSA o ESPACIO
          VALID: out STD_LOGIC; -- Valida el uso de DATO y DURACION
DATO: out STD_LOGIC; -- 1 cuando SÍMBOLO; 0 cuando PAUSA o ESPACIO
          DURACION: out STD LOGIC VECTOR (15 downto 0)); -- Tiempo de duracion en ms del dato
end aut duracion;
architecture a_aut_duracion of aut_duracion is
type STATE_TYPE is (CERO, ALM_CERO, VALID_CERO, UNO, ALM_UNO, VALID_UNO, VALID_FIN);
signal ST : STATE TYPE := CERO;
signal cont : STD LOGIC VECTOR (15 downto 0):="0000000000000000";
signal reg : STD_LOGIC_VECTOR (15 downto 0) :="0000000000000000";
begin
process (CLK 1ms)
begin
if (CLK_1ms'event and CLK_1ms='1') then
        case ST is
        when CERO =>
               cont<=cont+1;
               if (cont>600) then
                      ST<=VALID FIN:
               elsif (ENTRADA='0') then
                       ST<=CERO;
               else
                       ST<=ALM CERO;
               end if;
       when ALM CERO =>
               reg<=cont;
               cont<=(others=>'0');
               ST<= VALID CERO;
```

```
when VALID CERO =>
                 ST<= UNO;
        when UNO=>
                 cont<=cont+1;
                 if (ENTRADA='0') then
                         ST<=ALM UNO;
                          ST<=UNO;
                 end if;
        when ALM UNO =>
                 reg<=cont;
                 cont<=(others=>'0');
                 ST<= VALID UNO;
        when VALID UNO =>
                 ST<= CERO;
        when VALID FIN =>
                reg<=cont;
                 cont<=(others=>'0');
                 ST<= CERO;
        end case;
  end if;
 end process;
 -- PARTE COMBINACIONAL
VALID<='1' when (ST=VALID_CERO or ST=VALID_UNO or ST=VALID_FIN) else '0'; DATO <='1' when (ST=UNO or ST=VALID_UNO or ST=ALM_UNO) else '0';
 DURACION<= reg;
end a_aut_duracion;
```

#### 4.6 Comparador

```
-- COMPARADOR
--
-- Si P es mayor que un umbral la salida es '1',
-- en caso contrario la salida es '0'.
-- Sirve para comparar la duración de los simbolos
-- y distinguir entre RAYA Y PUNTO y entre
-- ESPACIO Y PAUSA (Y PALABRA).
library IEEE;
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD_LOGIC_unsigned.ALL;
entity comp_16 is
  Port ( P : in STD_LOGIC_VECTOR (15 downto 0);
    Q : in STD_LOGIC_VECTOR (15 downto 0);
          P_GT_Q : out STD LOGIC);
end comp_1\overline{6};
architecture Behavioral of comp 16 is
SIGNAL M : STD LOGIC;
begin
        M<= '1' when (P>Q) else '0';
        P GT Q<=M;
end Behavioral;
```

#### 4.7 Autómata de Control

```
-- Los ultimos 5 bits representan de izquierda a derecha cada simbolo,
-- un '0' sera un PUNTO y un '1' sera una RAYA.
-- Cada palabra acaba cuando el automata alcanza el estado ESPACIO,
-- que es cuando se valida.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut control is
Port ( CLK 1ms : in STD LOGIC; -- reloj
               VALID : in STD LOGIC; -- entrada de dato vlido
               DATO: in STD_LOGIC; -- dato (0 o 1)
               CO : in STD LOGIC; -- resultado comparador de ceros
               C1: in STD_LOGIC; -- resultado comparador de unos
CS: in STD_LOGIC; -- resultado comparador de espacios
               RESET0 : in STD_LOGIC;
               PULSADOR : in STD LOGIC;
               FINAL : in STD LOGIC;
               CODIGO : out STD_LOGIC_VECTOR (7 downto 0); -- codigo morse obtenido
               VALID DISP : out STD LOGIC;
               LED : out STD LOGIC;
               CONTADOR: out STD LOGIC VECTOR(8 downto 0));
end aut control;
architecture a_aut_control of aut_control is
type STATE TYPE is (ESPACIO, RESET, SIMBOLO, ESPERA, SEPARADOR, SEPARADOR VALID, FIN);
signal ST : STATE TYPE := RESET;
signal s ncod : STD LOGIC VECTOR (2 downto 0):= "000";
signal s_cod : STD_LOGIC_VECTOR (4 downto 0):= "00000";
signal contador0: STD LOGIC VECTOR(8 downto 0) := "000000000";
signal n : INTEGER range 0 to 4;
hegin
process (CLK 1ms, RESETO)
if (RESET0 = '1') then --RESET asincrono
       contador0<= "000000000"; --Resetea el contador de palabras
       ST<=RESET; -- Pone el automata listo para recibir un nuevo simbolo
 elsif (CLK 1ms'event and CLK 1ms='1') then
case ST is
when SIMBOLO \Rightarrow --Se ha recibido un punto o una raya
       s ncod<=s ncod+1; --Suma 1 al numero de datos recibidos dentro de la mismo simbolo
       s cod(n) <=C1; -- El resultado del comparador indica si el simbolo punto o raya
       n<=n-1; --Todo simbolo no puede tener mas de 5 datos
       ST<=ESPERA;
when {\tt ESPERA} => {\tt --} {\tt Esperando} un nuevo simbolo
       if (valid='1' and dato='1') then -- Si se ha recibido un dato
               ST<=SIMBOLO:
       elsif(valid='1' and dato='0' and CO='0') then -- Si no se ha recibido nada
               ST<=ESPERA;
       elsif(valid='1' and dato='0' and CO='1') then -- Si el simbolo ha terminado
               ST<=ESPACIO;
       end if:
when ESPACIO => -- VALIDA EL SIMBOLO
       -- Detector de FIN de mensaje basico
       -- if(s_ncod="011" and s_cod="10100") then
               ST<=FIN;
       if (CS='1') then -- Si el espacio que ha acabado el dato es de 700 \,\mathrm{ms}
               ST<=SEPARADOR:
       else
               ST<=RESET; -- Preparacion para recibir un nuevo simbolo
       end if:
when SEPARADOR => -- Se ha acabado la palabra
       s ncod<="010"; -- Letra M (Display apagado)
       s cod<="11000";
       __contador0<= contador0 + 1; -- Suma 1 al numero de palabras
       ST<= SEPARADOR VALID;
when SEPARADOR VALID=> -- Valida el simbolo de SEPARADOR
```

```
ST<= RESET;
when RESET => --Prepara el automata para recibir un nuevo simbolo
       n <= 4;
       s ncod<="000";
       s cod<="00000";
       if(FINAL='1') then -- Si el mensaje ha terminado
               ST<= FIN;
       elsif (VALID='1' and dato='1') then ---Si se ha recibido un simbolo
               ST<=SIMBOLO;
       else
               ST<=RESET;
end if;
when FIN =>
       n <= 4;
       s ncod<="000";
       s cod<="00000";
       \overline{\text{if}} (PULSADOR='1') then --Cuando el punsador valga '1'
                              -- se reactiva el automata.
              ST<=ESPERA;
              ST <= FIN;
       end if:
end case;
end if;
end process;
-- PARTE COMBINACIONAL
LED <='1' when (ST=FIN) else '0';
VALID DISP<='1' when (ST=ESPACIO or ST=SEPARADOR VALID) else '0';
CODIGO(4 downto 0) <= s_cod;
CODIGO(7 downto 5) <= s_ncod;
CONTADOR <= contador0;
end a aut control;
```

#### 4.8 Visualización

```
______
-- VISUALIZACION
-- Tiene como entradas los simbolos
-- en morse y como salidas la activacion
-- del display y el segmento correspondiente a estos.
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity visualizacion is
Port(E0: in STD LOGIC VECTOR (7 downto 0); -- Entrada sig. carcter
               EN : in STD LOGIC; -- Activacin para desplazamiento
               CLK 1ms : in STD LOGIC; -- Entrada de reloj
               RESETO : in STD LOGIC;
               SELECTOR: in STD LOGIC;
               CENTENAS: in STD LOGIC VECTOR (7 downto 0);
               DECENAS: in STD LOGIC VECTOR(7 downto 0);
               UNIDADES: in STD_LOGIC_VECTOR(7 downto 0);
SEG7: out STD_LOGIC_VECTOR (0 to 6); -- Segmentos displays
               AN : out STD LOGIC VECTOR (3 downto 0)); -- Activacion displays
end visualizacion;
architecture a_visualizacion of visualizacion is
component MUX4x8
Port ( E0 : in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 0
E1: in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 1
E2: in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 2
E3 : in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 3 S : in STD_LOGIC_VECTOR (1 downto 0); -- Seal de control
Y : out STD LOGIC VECTOR (7 downto 0)); -- Salida
end component;
```

```
component decodmorsea7s
 Port (SIMBOLO: in STD LOGIC VECTOR (7 downto 0);
 SEGMENTOS: out STD LOGIC VECTOR (0 to 6));
end component
component refresco
 Port ( CLK_1ms : in STD_LOGIC; -- reloj
 S : out STD_LOGIC_VECTOR (1 downto 0); -- Control para el mux
 AN : out STD LOGIC VECTOR (3 downto 0)); -- Control displays
end component;
component rdesp_disp
 Port ( CLK 1ms : in STD LOGIC; -- entrada de reloj
 EN : in STD LOGIC; -- enable
 E : in STD_LOGIC_VECTOR (7 downto 0); -- entrada de datos
 RESET0 : in STD_LOGIC;
 SELECTOR: in STD LOGIC;
 CENTENAS: in STD_LOGIC_VECTOR(7 downto 0);
DECENAS: in STD_LOGIC_VECTOR(7 downto 0);
 UNIDADES: in STD LOGIC VECTOR(7 downto 0);
 Q0 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q0
Q1: out STD_LOGIC_VECTOR (7 downto 0); -- salida Q1 Q2: out STD_LOGIC_VECTOR (7 downto 0); -- salida Q2 Q3: out STD_LOGIC_VECTOR (7 downto 0)); -- salida Q3
end component;
SIGNAL Q0: STD LOGIC VECTOR (7 downto 0);
SIGNAL Q1: STD_LOGIC_VECTOR (7 downto 0);
SIGNAL Q2: STD_LOGIC_VECTOR (7 downto 0);
SIGNAL Q3: STD_LOGIC_VECTOR (7 downto 0);
SIGNAL S0: STD_LOGIC_VECTOR (1 DOWNTO 0);
SIGNAL Y: STD_LOGIC_VECTOR (7 DOWNTO 0);
begin
H1: rdesp disp port map (CLK 1ms, EN, E0, RESETO, SELECTOR, CENTENAS, DECENAS, UNIDADES, Q0, Q1, Q2, Q3);
H2: refresco port map(CLK 1ms, S0, AN);
H3: MUX4x8 port map(Q0,Q1,Q2,Q3,S0,Y);
H4: decodmorsea7s port map(Y,SEG7);
end a visualizacion;
```

#### 4.9 Registro de Desplazamiento

```
_____
-- REGISTRO DESPLAZAMIENTO
-- Este modulo desplaza las senales
-- eliminando la mas antigua y andiendo
-- la nueva senal cada vez que EN vale '1'
-- que es cuando ha llegado un simbolo nuevo
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity rdesp_disp is
Port ( CLK 1ms : in STD LOGIC; -- entrada de reloj
               EN : in STD LOGIC; -- enable
               E : in STD \overline{\text{LOGIC}} VECTOR (7 downto 0); -- entrada de datos
               RESET0 : in STD_LOGIC;
               SELECTOR : in STD LOGIC; --Selecciona entre el mensaje y el numero de palabras
               CENTENAS : in STD LOGIC VECTOR (7 downto 0);
               DECENAS: in STD_LOGIC_VECTOR(7 downto 0);
UNIDADES: in STD_LOGIC_VECTOR(7 downto 0);
               Q0 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q0 Q1 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q1 Q2 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q2
               Q3 : out STD LOGIC VECTOR (7 downto 0)); -- salida Q3
end rdesp disp;
```

```
architecture rdesp disp of rdesp disp is
SIGNAL QS0: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS1: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS2: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS3: STD_LOGIC_VECTOR(7 DOWNTO 0);
process(CLK 1ms, RESET0) -- Reset asincrono
begin
 if(RESETO='1') then
  QS0<="01110100";
  QS1<="01110100";
  QS2<="01110100";
  QS3<="01110100";
 elsif (CLK 1ms'event and CLK 1ms='1') then
        if(EN='1') then -- Cuando llega un nuevo simbolo QSO<=QS1; -- se hace el desplazamiento
                               -- se hace el desplazamiento
                 OS1<=OS2;
                 QS2<=QS3;
                 QS3<=E; --Introduce el nuevo simbolo
        end if;
 end if:
end process;
-- MUX con SELECTOR como bit de control
Q0 \le QS0 when (SELECTOR='1') else "01110100"; -- Si no esta mostrando el mensaje esta apagado
Q1<= QS1 when (SELECTOR='1') else CENTENAS;
Q2<= QS2 when (SELECTOR='1') else DECENAS;
Q3<= QS3 when (SELECTOR='1') else UNIDADES;
end rdesp disp;
```

#### 4.10 Refresco

```
______
-- REFRESCO
-- Este modulo tiene solo como entrada el Clk
-- Y en cada ciclo de este (cada milisegundo)
-- activa uno de los 4 displays (salida AN)
-- y indica que display esta activado usando
-- el vector S.
-- De esta forma cada display actualiza su valor
-- durante un ciclo de reloj (1 ms) y se mantiene
-- sin cambios durante 3 ciclos (3 ms).
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD_LOGIC_unsigned.ALL;
entity refresco is
Port( CLK_1ms : in STD_LOGIC; -- reloj de refresco
             S : out STD LOGIC VECTOR (1 downto 0); -- Control para el mux
             AN : out STD LOGIC VECTOR (3 downto 0)); -- Control displays
end refresco;
architecture Behavioral of refresco is
SIGNAL M: STD LOGIC VECTOR(1 DOWNTO 0):="00"; --Inicializacion de M
begin
process (CLK 1ms)
begin
if (CLK_1ms'event and CLK_1ms='1') then
       if(M="11") then -- Va actualizando el valor de M de
             M<="00";
                       -- 0 a 3 en cada ciclo de reloj
             M <= M+1; --Paso al siguiente display
       end if;
end if;
end process;
```

```
WITH M SELECT AN <=
"1110" WHEN "00", --Activo el cuarto display
"1101" WHEN "01", --Activo el tercer display
"1011" WHEN "10", --Activo el segundo display
"0111" WHEN others; --Activo el primer display
S<=M;
end Behavioral;
```

#### 4.11 Multiplexor

```
-- MULTIPLEXOR
-- La senales de entrada E0-E3 son las 4 seales
-- que deberan salir en los displays mientras
-- que S es el display que en ese momento esta activo
-- Por lo que la salida sera la senal correspondiente
-- al display que en ese momento este activo.
-- El objetivo es que este modulo este sincronizado con refresco
-- Para que a la vez que se activa un dispay se le pase la senal
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity MUX4x8 is
 Port ( E0 : in STD LOGIC VECTOR (7 downto 0); -- Entrada 0
                   E1: in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 1
E2: in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 2
E3: in STD_LOGIC_VECTOR (7 downto 0); -- Entrada 3
                    S : in STD LOGIC_VECTOR (1 downto 0); -- Senal de control
                    Y : out STD LOGIC VECTOR (7 downto 0)); -- Salida
end MUX4x8;
architecture MUX4x8 of MUX4x8 is
with S select Y<= -- S es la senal de control
        EO when "00", -- Cuarto Display
E1 when "01", -- Tercer Display
E2 when "10", -- Segundo Display
         E3 when others; -- Primer Display
```

end MUX4x8;

#### 4.12 Asociaciones

```
# Reloj principal del sistema
NET "CLK" LOC = "M6"; # Seal de reloj del sistema
# Conexiones de los DISPLAYS
NET "SEG7<0>" LOC = "L14"; # seal = CA
NET "SEG7<1>" LOC = "H12"; # Seal = CB
NET "SEG7<2>" LOC = "N14"; # Seal = CC
NET "SEG7<3>" LOC = "N11"; # Seal = CD
NET "SEG7<4>" LOC = "P12"; # Seal = CE
NET "SEG7<5>" LOC = "L13"; # Seal = CF
NET "SEG7<6>" LOC = "M12"; # Seal = CG
# Seales de activacin de los displays
NET "AN<0>" LOC = "K14"; # Activacin del display 0 = AN0 NET "AN<1>" LOC = "M13"; # Activacin del display 1 = AN1
NET "AN<2>" LOC = "J12"; # Activacin del display 2 = AN2
NET "AN<3>" LOC = "F12"; # Activacin del display 3 = AN3
#Entrada externa donde se conecta la seal entrante
NET "LIN" LOC = "B2"; # Entrada de datos
\#Salidas para generar la seal analgica (no tocar estas lneas) NET "SPI CLK" LOC = "A9"; \#Salida externa terminal 14
NET "SPI DIN" LOC = "B9"; # Salida externa terminal 15
NET "SPI CS1" LOC = "C9"; # Salida externa terminal 17
#Entradas para arrancar y parar la seal analgica (no tocar estas lneas)
NET "BTN_START" LOC = "G12"; # Entrada externa BTN0
NET "BTN_STOP" LOC = "C11"; # Entrada externa BTN1
```

```
NET "RESETO" LOC = "M4"; #RESET

NET "PULSADOR" LOC = "A7"; #Reactivar recepcion de mensaje

NET "LED" LOC = "M5"; #Led que indica fin de mensaje

NET "SELECTOR" LOC = "P11"; #Recepcion del mensaje o mostrar numero de palabras
```

#### **TestBench CLK**

```
-- Company:
               ______
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY Prueba0 IS
END Prueba0;
ARCHITECTURE behavior OF Prueba0 IS
    -- Component Declaration for the Unit Under Test (UUT)
    COMPONENT div reloj
    PORT (
         CLK : IN std_logic;
        Reloj_1ms : OUT std_logic;
contador0 : OUT std_logic_vector(15 downto 0)
   END COMPONENT;
   --Inputs
   signal CLK : std logic := '0';
       --Outputs
   signal Reloj 1ms : std logic;
   signal contador0 : std_logic_vector(15 downto 0);
   -- Clock period definitions
   constant CLK period : time := 20 ns;
BEGIN
       -- Instantiate the Unit Under Test (UUT)
   uut: div reloj PORT MAP (
         CLK => CLK,
         Reloj_1ms => Reloj_1ms,
         contador0 => contador0
   -- Clock process definitions
   CLK_process :process
   begin
              CLK <= '0';
              wait for CLK_period/2;
CLK <= '1';</pre>
              wait for CLK period/2;
   end process;
   -- Stimulus process
   stim proc: process
   begin
      -- hold reset state for 100 ns.
     wait for 100 ns;
     wait for CLK_period*10;
     -- insert stimulus here
     wait;
   end process;
END;
```



#### 5. MEJORAS

#### **5.1 SEPARADOR**



El objetivo es que cuando aparezca una pausa de 700 ms en vez de considerarlo como un espacio entre simbolos, considerarlo como un espacio entre palabras. Para ello primero en el autómata de duración tenemos que aumentar el tiempo máximo de recepción de '0' de 600ms a un tiempo mayor de 700ms (hemos usado 1400ms). Después tendremos que crear otro comparador (CS) que analiza si el tiempo transcurrido es menor que 500 (Pausa o Espacio) o mayor (Separador), elegimos 500 ms porque es el tiempo medio entre la separación de palabras (700ms) y la separación de simbolos(300ms). Finalmente habrá que cambiar el autómata de control para que sea como en de la imagen, en este nuevo autómata tras validar el último símbolo que ha entrado comprueba si el '0' que ha llevado el autómata a ESPACIO es un espacio entre símbolos (300 ms y CS='0') o se trata de un espacio entre palabras (700 ms y CS='1'), si se cumple esta segunda condición el autómata antes de volver a reset (Preparación para recibir un nuevo símbolo) valida un nuevo símbolo que su representación en el display sea dejarlo apagado, hemos usado "01011000" que se corresponde con la letra 'M' y cuya representación es un display apagado.

El código que hay que cambiar con respecto a la práctica básica es el siguiente (marcado en rojo):

-Autómata de Duración:

-----

<sup>--</sup> AUTOMATA DURACION

```
-- Este automata consique mediante la entrada ('0' o '1') y el tiempo que esta dura
-- distinguir entre las cuatro posibles senales (RAYA, PUNTO, PAUSA O ESPACIO).
-- Si DATO vale 1 se trata de PUNTO o RAYA y si vale 0 se trata de PAUSA o ESPACIO
-- Si DURACION es mayor que un umbral estarmos mandando RAYA O ESPACIO
-- y si es menor estaremos mandando PAUSA O PUNTO.
-- Las salidas solo se usaran cuando se valide: VALID='1'.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut_duracion is
  Port ( CLK_1ms : in STD_LOGIC;
         ENTRADA : in STD LOGIC;
         VALID : out STD_LOGIC;
DATO : out STD_LOGIC;
         DURACION: out STD LOGIC VECTOR (15 downto 0));
end aut duracion;
architecture a_aut_duracion of aut_duracion is
type STATE_TYPE is (CERO,ALM_CERO,VALID_CERO,UNO,ALM_UNO,VALID_UNO,VALID_FIN);
signal ST : STATE TYPE := CERO;
signal cont : STD LOGIC VECTOR (15 downto 0):="0000000000000000";
signal reg : STD LOGIC VECTOR (15 downto 0) :="0000000000000000";
begin
process (CLK 1ms)
 begin
 if (CLK 1ms'event and CLK 1ms='1') then --Cada milisegundo
 case ST is
        when CERO =>
               cont<=cont+1; -- Almacena el tiempo en ms que lleva recibiendo '0'</pre>
               if (cont>1400) then --Si la cuenta sobrepasa este tiempo es que no se esta
recibiendo nada
                       ST<=VALID FIN;
                elsif (ENTRADA='\overline{0}') then
                       ST<=CERO;
                else
                       ST<=ALM_CERO; -- Cuando se recibe un '1' estado recibiendo '0'
                end if:
                                        -- el automata cambia de estado
        when ALM CERO =>
                reg<=cont; --Guarda el tiempo que ha estado en '0'
                cont<=(others=>'0');
               ST<= VALID CERO;
        when VALID CERO =>
               ST<= UNO; -- Valida el '0'
        when UNO=>
               cont<=cont+1; -- Almacena el tiempo en ms que lleva recibiendo '0'</pre>
                if (ENTRADA='0') then
                       ST<=ALM UNO; -- Cuando se recibe un '0' estado recibiendo '1'
                                                -- el automata cambia de estado
                else
                       ST<=UNO;
               end if:
        when ALM UNO =>
               reg<=cont; --Actualiza el contador
                cont<=(others=>'0');
               ST<= VALID UNO;
        when VALID UNO =>
               ST<= CERO; --Valida el dato
        when VALID FIN =>
               rea<=cont;
               cont<=(others=>'0'); --Resetea el contador
               ST<= CERO:
  end case;
 end if;
 end process;
 -- PARTE COMBINACIONAL
```

```
VALID<='1' when (ST=VALID CERO or ST=VALID UNO or ST=VALID FIN) else '0';
 DATO <='1' when (ST=UNO or ST=VALID UNO or ST=ALM UNO) else '0';
 DURACION<= reg;
end a aut duracion;
-Receptor:
______
-- RECEPTOR
-- Contiene diferentes modulos
-- que transforman la seal binaria
-- en simbolos morse y un modulo de
-- visualizacion que transforma cada simblolo
-- en un digito del display
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD_LOGIC_arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity receptor is
Port ( CLK : in STD_LOGIC; --Reloj con periodo de 20 ns
       LIN : in STD LOGIC; --Entrada de Datos
                 RESET0 : in STD LOGIC; --Reset asincrono
                 PULSADOR : in \overline{\text{STD}}_{\text{LOGIC}}; -- Pone de nuevo el display en funcionamiento
                SELECTOR: in STD LOGIC; --Mostrar mensaje o numero de palabras
       AN: out STD_LOGIC_VECTOR (3 downto 0); -- Activacion individual displays SEG7: out STD_LOGIC_VECTOR (0 to 6); -- Salida para los displays
                LED: out STD LOGIC); -- Indica el fin del mensaje
end receptor;
architecture Behavioral of receptor is
constant UMBRALO: STD_LOGIC_VECTOR (15 downto 0):= "0000000011001000"; -- 200 umbral ceros constant UMBRAL1: STD_LOGIC_VECTOR (15 downto 0):= "0000000011001000"; -- 200 umbral unos constant UMBRALS: STD_LOGIC_VECTOR (15 downto 0):= "0000000111110100"; -- 500 umbral ceros
(SEPARADOR)
       SIGNAL CLK 1ms : STD LOGIC;
        SIGNAL LIN2 : STD LOGIC;
        SIGNAL VALID : STD LOGIC;
        SIGNAL DATO : STD LOGIC;
        SIGNAL DURACION: STD LOGIC VECTOR (15 downto 0);
        SIGNAL CO : STD LOGIC;
        SIGNAL C1 : STD_LOGIC;
        SIGNAL CS : STD LOGIC;
        SIGNAL CODIGO : STD LOGIC VECTOR (7 downto 0);
        SIGNAL VALID DISP : STD LOGIC;
        SIGNAL FINAL : STD LOGIC;
        SIGNAL CONTADOR : STD_LOGIC_VECTOR (8 downto 0);
       SIGNAL CENTENAS : STD_LOGIC_VECTOR (7 downto 0);
SIGNAL DECENAS : STD_LOGIC_VECTOR (7 downto 0);
        SIGNAL UNIDADES : STD_LOGIC_VECTOR (7 downto 0);
component div reloj is
end component;
component detector flanco is
Port ( CLK 1ms : in STD LOGIC; -- reloj
                LIN : in STD LOGIC; -- Lnea de datos
                 VALOR : out STD LOGIC); -- Valor detectado en el flanco
end component;
component aut_duracion is
Port ( CLK_1ms : in STD_LOGIC;
       ENTRADA: in STD LOGIC;
       VALID: out STD LOGIC;
       DATO : out STD_LOGIC;
       DURACION: out STD_LOGIC_VECTOR (15 downto 0));
end component;
```

-- que es cuando se valida.

```
component comp_16 is
Port ( P : in STD_LOGIC_VECTOR (15 downto 0);
        Q : in STD_LOGIC_VECTOR (15 downto 0);
       P GT Q : out STD LOGIC);
end component;
component aut control is
Port ( CLK 1ms : in STD LOGIC; -- reloj
                VALID : in STD LOGIC; -- entrada de dato vlido
                DATO: in STD LOGIC; -- dato (0 o 1)
                CS: in STD_LOGIC; -- resultado comparador de ceros
C1: in STD_LOGIC; -- resultado comparador de unos
CS: in STD_LOGIC; -- resultado comparador de espacios
                RESETO : in STD LOGIC;
                PULSADOR : in STD_LOGIC;
                FINAL : in STD LOGIC;
                CODIGO : out STD_LOGIC_VECTOR (7 downto 0); -- cdigo morse obtenido VALID_DISP : out_STD_LOGIC;-- validacin_del_display
                LED : out STD LOGIC;
                CONTADOR: out STD LOGIC VECTOR(8 downto 0));
end component;
component visualizacion is
 Port( E0 : in STD_LOGIC_VECTOR (7 downto 0); -- Entrada sig. carcter
                 EN: in STD LOGIC; -- Activacin para desplazamiento
                 CLK 1ms : in STD LOGIC; -- Entrada de reloj
                 RESETO : in STD_LOGIC;
                 SELECTOR: in STD_LOGIC;
                 CENTENAS: in STD_LOGIC_VECTOR(7 downto 0);
DECENAS: in STD_LOGIC_VECTOR(7 downto 0);
UNIDADES: in STD_LOGIC_VECTOR(7 downto 0);
                 {\tt SEG7} : out {\tt STD\_LOGIC\_VECTOR} (0 to 6); -- Segmentos displays
                 AN : out STD_LOGIC_VECTOR (3 downto 0)); -- Activacin displays
end component;
component Deteccionfin is
Port ( CLK 1ms : in STD LOGIC;
                  CODIGO : in STD LOGIC VECTOR (7 downto 0); -- cdigo morse obtenido
                 VALID DISP : in STD LOGIC;
                 FINAL : out STD LOGIC );
end component;
component bintobcd is
Port( num bin: in STD LOGIC VECTOR(8 downto 0);
                 centenas: out STD_LOGIC_VECTOR(7 downto 0);
                 decenas: out STD_LOGIC_VECTOR(7 downto 0);
                 unidades: out STD LOGIC VECTOR(7 downto 0));
end component:
begin
H1: div reloj port map (CLK, CLK 1ms);
H2: detector flanco port map (CLK 1ms, LIN, LIN2);
H3: aut_duracion port map (CLK_1ms, LIN2, VALID, DATO, DURACION);
H4: comp 16 port map (DURACION, UMBRALO, CO);
H5: comp 16 port map (DURACION, UMBRAL1, C1);
HS: comp 16 port map (DURACION, UMBRALS, CS);
H6: aut control port map
(CLK_1ms, VALID, DATO, CO, C1, CS, RESETO, PULSADOR, FINAL, CODIGO, VALID DISP, LED, CONTADOR);
M4: bintobcd port map (CONTADOR, CENTENAS, DECENAS, UNIDADES);
HF: Deteccionfin port map (CLK 1ms, CODIGO, VALID DISP, FINAL);
H7: visualizacion port
map(CODIGO, VALID DISP, CLK 1ms, RESETO, SELECTOR, CENTENAS, DECENAS, UNIDADES, SEG7, AN);
end Behavioral;

    -Autómata de Control

-- AUTOMATA DE CONTROL
-- Genera una seal con 8 bits
-- Los primeros 3 bits numeran la cantidad de PUNTOS y RAYAS de cada palabra
-- Los ultimos 5 bits representan de izquierda a derecha cada simbolo,
-- un '0' sera un PUNTO y un '1' sera una RAYA.
-- Cada palabra acaba cuando el automata alcanza el estado ESPACIO,
```

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut control is
Port( CLK_1ms : in STD_LOGIC; -- reloj
               VALID : in STD LOGIC; -- entrada de dato vlido
               DATO: in STD_LOGIC; -- dato (0 o 1)
               CO : in STD LOGIC; -- resultado comparador de ceros
               C1: in STD LOGIC; -- resultado comparador de unos
               CS : in STD_LOGIC; -- resultado comparador de espacios
               RESET0 : in STD_LOGIC;
               PULSADOR : in STD LOGIC;
               FINAL : in STD LOGIC;
               CODIGO : out STD_LOGIC_VECTOR (7 downto 0); -- codigo morse obtenido
               VALID DISP : out STD LOGIC;
               LED : out STD_LOGIC;
               CONTADOR: out STD LOGIC VECTOR(8 downto 0));
end aut control;
architecture a_aut_control of aut_control is
type STATE_TYPE is (ESPACIO, RESET, SIMBOLO, ESPERA, SEPARADOR, SEPARADOR_VALID, FIN);
signal ST : STATE TYPE := RESET;
signal s_ncod : STD_LOGIC_VECTOR (2 downto 0):= "0000"; signal s_cod : STD_LOGIC_VECTOR (4 downto 0):= "00000";
signal contador0: STD LOGIC VECTOR(8 downto 0) := "000000000";
signal n : INTEGER range 0 to 4;
begin
process (CLK_1ms, RESET0)
begin
 if (RESETO = '1') then --RESET asincrono
        contador0<= "000000000"; --Resetea el contador de palabras
        ST<=RESET; -- Pone el automata listo para recibir un nuevo simbolo
 elsif (CLK 1ms'event and CLK 1ms='1') then
 case ST is
 when SIMBOLO => --Se ha recibido un punto o una raya
        s ncod<=s ncod+1; --Suma 1 al numero de datos recibidos dentro de la mismo simbolo
       s cod(n)<=C1; -- El resultado del comparador indica si el simbolo punto o raya
       n<=n-1; --Todo simbolo no puede tener mas de 5 datos
       ST<=ESPERA;
 when ESPERA => -- Esperando un nuevo simbolo
       if (valid='1' and dato='1') then -- Si se ha recibido un dato
               ST<=SIMBOLO;
        elsif(valid='1' and dato='0' and CO='0') then -- Si no se ha recibido nada
               ST<=ESPERA;
        elsif(valid='1' and dato='0' and CO='1') then -- Si el simbolo ha terminado
               ST<=ESPACIO:
        end if;
 when ESPACIO => -- VALIDA EL SIMBOLO
        -- Detector de FIN de mensaje basico
        -- if(s_ncod="011" and s_cod="10100") then
               ST<=FIN:
       if (CS='1') then -- Si el espacio que ha acabado el dato es de 700ms
               ST<=SEPARADOR;
        else
               ST<=RESET; -- Preparacion para recibir un nuevo simbolo
        end if;
 when SEPARADOR => -- Se ha acabado la palabra
        s_ncod<="010"; -- Letra M (Display apagado)</pre>
        s cod<="11000";
        contador0<= contador0 + 1; -- Suma 1 al numero de palabras</pre>
       ST<= SEPARADOR VALID;
 when SEPARADOR VALID=> -- Valida el simbolo de SEPARADOR
       ST<= RESET;
 when RESET \Rightarrow --Prepara el automata para recibir un nuevo simbolo
       n \ll 4;
```

```
s ncod<="000";
       s_cod<="00000";
       if(FINAL='1') then -- Si el mensaje ha terminado
               ST<= FIN;
       elsif (VALID='1' and dato='1') then ---Si se ha recibido un simbolo
               ST<=SIMBOLO;
       else
               ST<=RESET;
 end if;
when FIN =>
       n <= 4;
       s_ncod<="000";
       s cod<="00000";
       \overline{\text{if}} (PULSADOR='1') then --Cuando el punsador valga '1'
               ST<=ESPERA;
                                        -- se reactiva el automata.
       else
               ST <= FIN:
       end if:
end case;
end if;
end process;
-- PARTE COMBINACIONAL
LED <='1' when (ST=FIN) else '0';
VALID DISP<='1' when (ST=ESPACIO or ST=SEPARADOR VALID) else '0';
CODIGO(4 downto 0) <= s_cod;
CODIGO(7 downto 5) <= s ncod;
CONTADOR <= contador0;
end a aut control;
```

#### 5.2 Reset Asíncrono

Esta mejora tiene dos etapas, la primera consiste preparar el receptor para la recepción de un nuevo símbolo y la segunda es borrar el contenido actual de los displays. Para lo primero habrá que cambiar el autómata de control mientras para lo segundo habrá que cambiar el módulo cuyas salidas se correspondan con los diferentes símbolos del display, el registro de desplazamiento. El primer paso será introducir un pulsador con el que poder resetear el receptor, por ello habrá que introducir esta señal en las asociaciones y en los módulos Main, Receptor, Autómata de Control, Visualización y Registro de Desplazamiento.

Para de la submejora 1 (preparar el autómata para recibir un nuevo símbolo) en el autómata de control habrá que introducir el reset en la lista de sensibilidades del proceso (reset asíncrono) y antes que el if del CLK introducir un if(Reset='1'){...} que manda el autómata al Estado RESET y cambiar el if del CLK por un elsif.

Para la sub mejora 2: Apagar los displays, dentro del registro de desplazamiento habrá que introducir también el reset en la lista de sensibilidades del proceso y antes del if del Clk poner otro condicional que cambie todas las señales por un símbolo cuyo equivalente sea un display apagado, en este caso hemos usado "01110100" que se corresponde con la letra 'K' el if del Clk habría que cambiarlo por un elsif.

#### -Asociaciones

```
# Reloj principal del sistema
NET "CLK" LOC = "M6"; # Seal de reloj del sistema
# Conexiones de los DISPLAYS
NET "SEG7<0>" LOC = "L14"; # seal = CA
NET "SEG7<1>" LOC = "H12"; # seal = CB
NET "SEG7<2>" LOC = "N14"; # Seal = CC
NET "SEG7<2>" LOC = "N14"; # Seal = CC
NET "SEG7<3>" LOC = "N11"; # Seal = CD
NET "SEG7<4>" LOC = "P12"; # Seal = CE
NET "SEG7<5>" LOC = "L13"; # Seal = CE
NET "SEG7<6>" LOC = "L13"; # Seal = CF
NET "SEG7<6>" LOC = "M12"; # Seal = CG
# Seales de activacin del los displays
NET "AN<0>" LOC = "K14"; # Activacin del display 0 = AN0
NET "AN<2>" LOC = "M13"; # Activacin del display 2 = AN2
NET "AN<3>" LOC = "J12"; # Activacin del display 2 = AN2
NET "AN<3>" LOC = "F12"; # Activacin del display 3 = AN3
```

when ESPERA => -- Esperando un nuevo simbolo

```
#Entrada externa donde se conecta la seal entrante
NET "LIN" LOC = "B2"; # Entrada de datos
#Salidas para generar la seal analgica (no tocar estas lneas)
NET "SPI_CLK" LOC = "A9"; # Salida externa terminal 14
NET "SPI DIN" LOC = "B9"; # Salida externa terminal 15
NET "SPI CS1" LOC = "C9"; # Salida externa terminal 17
#Entradas para arrancar y parar la seal analgica (no tocar estas lneas)
NET "BTN_START" LOC = "G12"; # Entrada externa BTN0
NET "BTN STOP" LOC = "C11"; # Entrada externa BTN1
NET "RESETO" LOC = "M4"; #RESET
NET "PULSADOR" LOC = "A7"; #Reactivar recepcion de mensaje
NET "LED" LOC = "M5"; #Led que indica fin de mensaje
NET "SELECTOR" LOC = "P11"; #Recepcion del mensaje o mostrar numero de palabras
-Autómata de Control
-- AUTOMATA DE CONTROL
-- Genera una seal con 8 bits
-- Los primeros 3 bits numeran la cantidad de PUNTOS y RAYAS de cada palabra
-- Los ultimos 5 bits representan de izquierda a derecha cada simbolo,
-- un '0' sera un PUNTO y un '1' sera una RAYA.
-- Cada palabra acaba cuando el automata alcanza el estado ESPACIO,
-- que es cuando se valida.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut_control is
Port( CLK_1ms : in STD_LOGIC; -- reloj
                VALID : in STD LOGIC; -- entrada de dato vlido
                DATO: in STD \overline{\text{LOGIC}}; -- dato (0 o 1)
                CO : in STD LOGIC; -- resultado comparador de ceros
                C1: in STD_LOGIC; -- resultado comparador de unos
CS: in STD_LOGIC; -- resultado comparador de espacios
                RESETO : in STD LOGIC;
                PULSADOR : in STD LOGIC;
                FINAL : in STD LOGIC;
                CODIGO : out STD_LOGIC_VECTOR (7 downto 0); -- codigo morse obtenido
                VALID_DISP : out STD_LOGIC;
                LED : out STD LOGIC;
                CONTADOR: out STD LOGIC VECTOR(8 downto 0));
end aut control;
architecture a aut control of aut control is
type STATE TYPE is (ESPACIO, RESET, SIMBOLO, ESPERA, SEPARADOR, SEPARADOR VALID, FIN);
signal ST: STATE_TYPE := RESET;
signal s_ncod : STD_LOGIC_VECTOR (2 downto 0):= "000";
signal s_cod : STD_LOGIC VECTOR (4 downto 0):= "00000";
signal contador0: STD LOGIC VECTOR(8 downto 0) := "0000000000";
signal n : INTEGER range 0 to 4;
process (CLK 1ms, RESETO)
 begin
 if (RESETO = '1') then --RESET asincrono
        contador0<= "000000000"; --Resetea el contador de palabras
        ST<=RESET; -- Pone el automata listo para recibir un nuevo simbolo
 elsif (CLK_1ms'event and CLK_1ms='1') then
 case ST is
 when SIMBOLO => --Se ha recibido un punto o una raya
        s ncod<=s ncod+1; --Suma 1 al numero de datos recibidos dentro de la mismo simbolo
        s cod(n)<=C1; -- El resultado del comparador indica si el simbolo punto o raya
        \bar{n} = n-1; --Todo simbolo no puede tener mas de 5 datos
        ST<=ESPERA;
```

```
if (valid='1' and dato='1') then -- Si se ha recibido un dato
              ST<=SIMBOLO:
       elsif(valid='1' and dato='0' and CO='0') then -- Si no se ha recibido nada
              ST<=ESPERA;
       elsif(valid='1' and dato='0' and CO='1') then -- Si el simbolo ha terminado
             ST<=ESPACIO;
       end if:
 when ESPACIO => -- VALIDA EL SIMBOLO
       -- Detector de FIN de mensaje basico
       -- if(s_ncod="011" and s_cod="10100") then
              ST<=FIN;
       if (CS='1') then -- Si el espacio que ha acabado el dato es de 700 \, \text{ms}
             ST<=SEPARADOR;
       else
             ST<=RESET; -- Preparacion para recibir un nuevo simbolo
       end if;
 when SEPARADOR \Rightarrow -- Se ha acabado la palabra
       s ncod<="010"; -- Letra M (Display apagado)
       s cod<="11000";
       contador0<= contador0 + 1; -- Suma 1 al numero de palabras</pre>
       ST<= SEPARADOR VALID;
 when SEPARADOR VALID=> -- Valida el simbolo de SEPARADOR
       ST<= RESET;
 when RESET => --Prepara el automata para recibir un nuevo simbolo
       n \ll 4;
       s_ncod<="000";
       s_cod<="00000";
       if(FINAL='1') then -- Si el mensaje ha terminado
              ST<= FIN;
       elsif (VALID='1' and dato='1') then ---Si se ha recibido un simbolo
             ST<=SIMBOLO;
       else
             ST<=RESET;
 end if;
 when FIN =>
       n <= 4;
       s_ncod<="000";
       s cod<="00000";
      if (PULSADOR='1') then --Cuando el punsador valga '1'
             ST<=ESPERA;
                                    -- se reactiva el automata.
       else
             ST <= FIN;
       end if;
end case;
end if;
end process;
-- PARTE COMBINACIONAL
LED <='1' when (ST=FIN) else '0';
VALID DISP<='1' when (ST=ESPACIO or ST=SEPARADOR_VALID) else '0';
CODIGO(4 \text{ downto } 0) \le s \text{ cod};
CODIGO(7 downto 5) <= s_ncod;
CONTADOR <= contador0;
end a_aut_control;
-Registro de Desplazamiento
______
-- REGISTRO DESPLAZAMIENTO
-- Este modulo desplaza las senales
-- eliminando la mas antigua y andiendo
-- la nueva senal cada vez que EN vale '1'
-- que es cuando ha llegado un simbolo nuevo
______
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC arith.ALL;
```

```
use IEEE.STD LOGIC unsigned.ALL;
entity rdesp disp is
Port ( CLK 1ms : in STD LOGIC; -- entrada de reloj
                EN : in STD LOGIC; -- enable
                E : in STD_LOGIC_VECTOR (7 downto 0); -- entrada de datos
                RESETO : in STD LOGIC;
                SELECTOR : in STD LOGIC; --Selecciona entre el mensaje y el numero de palabras
                CENTENAS : in STD LOGIC VECTOR(7 downto 0);
                DECENAS : in STD LOGIC VECTOR(7 downto 0);
                UNIDADES : in STD_LOGIC_VECTOR(7 downto 0);
                Q0 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q0 Q1 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q1
                Q2 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q2
Q3 : out STD_LOGIC_VECTOR (7 downto 0)); -- salida Q3
end rdesp disp;
architecture rdesp disp of rdesp disp is
SIGNAL QS0: STD LOGIC VECTOR (7 DOWNTO 0);
SIGNAL QS1: STD LOGIC VECTOR(7 DOWNTO 0);
SIGNAL QS2: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS3: STD_LOGIC_VECTOR(7 DOWNTO 0);
process (CLK 1ms, RESETO) -- Reset asincrono
begin
 if(RESET0='1') then -- Cuando el reset esta a '1'
  QSO<="01110100"; -- ponemos un simbolo cuya sepresentacion sean
  QS1<="01110100";
                       -- todos los displays apagados.
  QS2<="01110100";
  QS3<="01110100";
 elsif (CLK 1ms'event and CLK 1ms='1') then
        if (EN='1') then -- Cuando llega un nuevo simbolo
                QSO<=QS1;
                             -- se hace el desplazamiento
                OS1<=QS2;
                QS2<=QS3;
                          --Introduce el nuevo simbolo
                OS3<=E;
        end if;
 end if:
end process;
-- MUX con SELECTOR como bit de control
QO<= QSO when (SELECTOR='1') else "01110100"; -- Si no esta mostrando el mensaje esta apagado
Q1<= QS1 when (SELECTOR='1') else CENTENAS;
Q2<= QS2 when (SELECTOR='1') else DECENAS;
Q3<= QS3 when (SELECTOR='1') else UNIDADES;
end rdesp_disp;
```

#### 5.3 Final del mensaje

Cuando se recibe una K se paraliza el receptor hasta que se accione un pulsador, por tanto lo primero será introducir una señal PULSADOR (entrada) y una señal LED (salida) en las asociaciones y en los módulos MAIN, RECEPTOR y AUTÓMATA DE CONTROL. Habrá que añadir un nuevo estado de absorción al autómata de control del cual solo se salga cuando la señal pulsador valga '1', la condición para entrar en este estado es que el último símbolo validado sea una K (s\_ncod="011" y s\_cod="10100"), cuando estamos en este estado la salida LED vale '1'.

begin



```
-- AUTOMATA DE CONTROL
-- Genera una seal con 8 bits
-- Los primeros 3 bits numeran la cantidad de PUNTOS y RAYAS de cada palabra
-- Los ultimos 5 bits representan de izquierda a derecha cada simbolo,
-- un '0' sera un PUNTO y un '1' sera una RAYA.
-- Cada palabra acaba cuando el automata alcanza el estado ESPACIO,
-- que es cuando se valida.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut_control is
Port ( CLK 1ms : in STD LOGIC; -- reloj
                VALID: in STD_LOGIC; -- entrada de dato vlido DATO: in STD_LOGIC; -- dato (0 o 1)
                 CO : in STD LOGIC; -- resultado comparador de ceros
                C1: in STD_LOGIC; -- resultado comparador de unos
CS: in STD_LOGIC; -- resultado comparador de espacios
                 RESETO : in STD LOGIC;
                 PULSADOR: in STD LOGIC;
                 FINAL : in STD LOGIC;
                 CODIGO: out STD LOGIC VECTOR (7 downto 0); -- codigo morse obtenido
                VALID_DISP : out STD_LOGIC;
                LED : out STD LOGIC;
                CONTADOR : out STD_LOGIC_VECTOR(8 downto 0));
end aut control;
architecture a aut control of aut control is
type STATE_TYPE is (ESPACIO, RESET, SIMBOLO, ESPERA, SEPARADOR, SEPARADOR VALID, FIN);
signal ST : STATE_TYPE := RESET;
signal s_ncod : STD_LOGIC_VECTOR (2 downto 0):= "000";
signal s_cod : STD_LOGIC_VECTOR (4 downto 0):= "00000";
signal contador0: STD LOGIC VECTOR(8 downto 0) := "000000000";
signal n : INTEGER range 0 to 4;
```

```
process (CLK 1ms, RESETO)
begin
 if (RESET0 = '1') then --RESET asincrono
        contador0<= "000000000"; --Resetea el contador de palabras
        ST<=RESET; -- Pone el automata listo para recibir un nuevo simbolo
 elsif (CLK 1ms'event and CLK 1ms='1') then
 case ST is
 when SIMBOLO => --Se ha recibido un punto o una raya
        s ncod<=s ncod+1; --Suma 1 al numero de datos recibidos dentro de la mismo simbolo
        s_{cod}(n) \stackrel{\text{<=}C1;}{\text{--}} El resultado del comparador indica si el simbolo punto o raya
        n<=n-1; --Todo simbolo no puede tener mas de 5 datos
       ST<=ESPERA;
 when ESPERA => -- Esperando un nuevo simbolo
       if (valid='1' and dato='1') then -- Si se ha recibido un dato
               ST<=SIMBOLO;
        elsif(valid='1' and dato='0' and CO='0') then -- Si no se ha recibido nada
               ST<=ESPERA;
        elsif(valid='1' and dato='0' and CO='1') then -- Si el simbolo ha terminado
               ST<=ESPACIO;
        end if;
 when ESPACIO => -- VALIDA EL SIMBOLO
        -- Detector de FIN de mensaje basico
        -- if(s ncod="011" and s cod="10100") then
               ST<=FIN;
       if (CS='1') then -- Si el espacio que ha acabado el dato es de 700 \, \mathrm{ms}
               ST<=SEPARADOR;
               ST<=RESET; -- Preparacion para recibir un nuevo simbolo
        end if;
 when SEPARADOR \Rightarrow -- Se ha acabado la palabra
        s ncod<="010"; -- Letra M (Display apagado)
        s cod<="11000";
        contador0<= contador0 + 1; -- Suma 1 al numero de palabras
       ST<= SEPARADOR VALID;
 when SEPARADOR VALID=> -- Valida el simbolo de SEPARADOR
       ST<= RESET;
 when RESET => --Prepara el automata para recibir un nuevo simbolo
       n <= 4;
        s ncod<="000";
        s_cod<="00000";
        if(FINAL='1') then -- Si el mensaje ha terminado
               ST<= FIN;
        elsif (VALID='1' and dato='1') then ---Si se ha recibido un simbolo
               ST<=SIMBOLO;
        else
               ST<=RESET;
 end if;
 when FIN =>
       n <= 4;
       s_ncod<="000";
       s_cod<="00000";
       if (PULSADOR='1') then --Cuando el punsador valga '1'
              ST<=ESPERA;
                                       -- se reactiva el automata.
       else
               ST <= FIN;
       end if;
 end case;
end if;
end process;
-- PARTE COMBINACIONAL
LED <='1' when (ST=FIN) else '0';
VALID DISP<='1' when (ST=ESPACIO or ST=SEPARADOR VALID) else '0';
CODIGO(4 downto 0) <= s cod;
CODIGO(7 downto 5) <= s_ncod;</pre>
CONTADOR <= contador0;</pre>
end a_aut_control;
```

#### 5.4 Final de Mensaje mejorado

El objetivo de esta mejora es que el receptor sea capaz de identificar la secuencia ESPACIO-K-ESPACIO, como hemos configurado el espacio como una M, la secuencia que habrá que identificar será M-K-M, identificar esta secuencia dentro del autómata de control requeriría hacer muchos cambios en este, por ello se ha optado por crear un nuevo módulo que se comporta como un buffer almacenando los últimos tres símbolos; si la secuencia de los últimos tres símbolos coincide con M-K-M, la señal de salida valdrá '1', esta señal será una entrada al autómata de control. El diagrama del autómata es igual al de antes solo que ahora la condición para entrar en el estado FIN es que la señal de entrada final valga '1'.

#### -Detector Fin

```
______
-- DETECTOREIN
-- Tiene como entrada el codigo de cada simbolo que va saliendo,
-- Si la secuencia de los ultimos tres simbolos es
-- ESPACIO-K-ESPACIO
-- La salida FINAL se pone a '1'
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity Deteccionfin is
Port( CLK_1ms : in STD_LOGIC;
               CODIGO : in STD LOGIC VECTOR (7 downto 0); -- codigo morse obtenido
               VALID DISP : in STD LOGIC;
              FINAL : out STD LOGIC );
end Deteccionfin;
architecture Deteccionfin of Deteccionfin is
SIGNAL QSO: STD LOGIC VECTOR(7 DOWNTO 0);
SIGNAL QS1: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS2: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL K: STD LOGIC VECTOR(23 DOWNTO 0);
begin
process (CLK 1ms)
if (CLK 1ms'event and CLK 1ms='1') then
if(VALID_DISP='1') then -- Se actualiza cuando llega un nuevo valor,
 OS0<=OS1;
                                          -- al igual que el registro de desplazamiento
 QS1<=QS2;
 QS2<=CODIGO;
end if;
end if:
end process;
K(23 downto 16) <= QS0;
K(15 downto 8) <= QS1;
K(7 \text{ downto 0}) \le QS2;
with K SELECT FINAL <= --Una ROM con una sola salida '1' y el resto '0'
   when "010110000111010001011000", -- Secuencia M-K-M
'0' when others;
end Deteccionfin;
```

#### -Autómata de Control

```
-- AUTOMATA DE CONTROL
-- Genera una seal con 8 bits
```

```
-- Los primeros 3 bits numeran la cantidad de PUNTOS y RAYAS de cada palabra
-- Los ultimos 5 bits representan de izquierda a derecha cada simbolo,
-- un '0' sera un PUNTO y un '1' sera una RAYA.
-- Cada palabra acaba cuando el automata alcanza el estado ESPACIO,
-- que es cuando se valida.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut control is
Port( CLK_1ms : in STD_LOGIC; -- reloj
                VALID : in STD_LOGIC; -- entrada de dato vlido
                DATO: in STD LOGIC; -- dato (0 o 1)
                CO: in STD_LOGIC; -- resultado comparador de ceros
C1: in STD_LOGIC; -- resultado comparador de unos
                CS : in STD LOGIC; -- resultado comparador de espacios
                RESETO : in STD LOGIC;
                PULSADOR : in STD LOGIC;
                FINAL: in STD_LOGIC;
CODIGO: out STD_LOGIC_VECTOR (7 downto 0); -- codigo morse obtenido
                VALID DISP : out STD LOGIC;
                LED : out STD LOGIC;
                CONTADOR : out STD LOGIC VECTOR(8 downto 0));
end aut control;
architecture a_aut_control of aut_control is
type STATE_TYPE is (ESPACIO, RESET, SIMBOLO, ESPERA, SEPARADOR, SEPARADOR_VALID, FIN);
signal ST : STATE TYPE := RESET;
signal s_ncod : STD_LOGIC_VECTOR (2 downto 0):= "000";
signal s_cod : STD_LOGIC_VECTOR (4 downto 0):= "00000";
signal contador0: STD LOGIC VECTOR(8 downto 0) := "000000000";
signal n : INTEGER range 0 to 4;
begin
process (CLK 1ms, RESETO)
 begin
 if (RESETO = '1') then --RESET asincrono
        contador0<= "000000000"; --Resetea el contador de palabras
        ST<=RESET; -- Pone el automata listo para recibir un nuevo simbolo
 elsif (CLK 1ms'event and CLK 1ms='1') then
 case ST is
 when SIMBOLO => --Se ha recibido un punto o una raya
        s ncod<=s ncod+1; --Suma 1 al numero de datos recibidos dentro de la mismo simbolo
        s cod(n) <=C1; -- El resultado del comparador indica si el simbolo punto o raya
        \stackrel{-}{\text{n}}=\text{n-1}; --Todo simbolo no puede tener mas de 5 datos
        ST<=ESPERA;
 when ESPERA => -- Esperando un nuevo simbolo
        if (valid='1' and dato='1') then -- Si se ha recibido un dato
                ST<=SIMBOLO;
        elsif(valid='1' and dato='0' and CO='0') then -- Si no se ha recibido nada
                ST<=ESPERA;
        elsif(valid='1' and dato='0' and CO='1') then -- Si el simbolo ha terminado
                ST<=ESPACIO;
        end if;
 when ESPACIO => -- VALIDA EL SIMBOLO
        -- Detector de FIN de mensaje basico
        -- if(s_ncod="011" and s_cod="10100") then
                ST<=FIN;
        if (CS='1') then -- Si el espacio que ha acabado el dato es de 700ms
               ST<=SEPARADOR;
        else
                ST<=RESET; -- Preparacion para recibir un nuevo simbolo
        end if;
 when SEPARADOR => -- Se ha acabado la palabra s_ncod<="010"; -- Letra M (Display apagado)  
        s cod<="11000";
        contador0<= contador0 + 1; -- Suma 1 al numero de palabras
        ST<= SEPARADOR VALID;
```

```
when SEPARADOR VALID=> -- Valida el simbolo de SEPARADOR
       ST<= RESET:
 when RESET => --Prepara el automata para recibir un nuevo simbolo
       n <= 4;
        s_ncod<="000";
        s_cod<="00000";
        if(FINAL='1') then -- Si el mensaje ha terminado
               ST<= FIN;
        elsif (VALID='1' and dato='1') then ---Si se ha recibido un simbolo
               ST<=SIMBOLO;
               ST<=RESET;
 end if;
 when FIN =>
       n \ll 4;
       s_ncod<="000";
        s cod<="00000";
       if (PULSADOR='1') then --Cuando el punsador valga '1'
               ST<=ESPERA;
                                        -- se reactiva el automata.
       else
               ST <= FIN;
       end if;
end case;
end if;
end process;
-- PARTE COMBINACIONAL
LED <='1' when (ST=FIN) else '0';
VALID DISP<='1' when (ST=ESPACIO or ST=SEPARADOR VALID) else '0';
CODIGO(4 downto 0) \le s_{cod};
CODIGO(7 downto 5) <= s_ncod;
CONTADOR <= contador0;
end a aut control;
-Asociaciones
# Reloj principal del sistema
NET "CLK" LOC = "M6"; # Seal de reloj del sistema
# Conexiones de los DISPLAYS
NET "SEG7<0>" LOC = "L14"; # seal = CA
NET "SEG7<1>" LOC = "H12"; # Seal = CB
NET "SEG7<2>" LOC = "N14"; # Seal = CC
NET "SEG7<3>" LOC = "N11"; # Seal = CD
NET "SEG7<4>" LOC = "P12"; # Seal = CE
NET "SEG7<5>" LOC = "L13"; # Seal = CF
NET "SEG7<6>" LOC = "M12"; # Seal = CG
# Seales de activacin de los displays
NET "AN<0>" LOC = "K14"; # Activacin del display 0 = AN0
NET "AN<1>" LOC = "M13"; # Activacin del display 1 = AN1
NET "AN<2>" LOC = "J12"; # Activacin del display 2 = AN2
NET "AN<3>" LOC = "F12"; # Activacin del display 3 = AN3
#Entrada externa donde se conecta la seal entrante
NET "LIN" LOC = "B2"; # Entrada de datos
#Salidas para generar la seal analgica (no tocar estas lneas)
NET "SPI CLK" LOC = "A9"; # Salida externa terminal 14
NET "SPI DIN" LOC = "B9"; # Salida externa terminal 15
NET "SPI CS1" LOC = "C9"; # Salida externa terminal 17
#Entradas para arrancar y parar la seal analgica (no tocar estas lneas) NET "BTN_START" LOC = "G12"; # Entrada externa BTN0
NET "BTN STOP" LOC = "C11"; # Entrada externa BTN1
NET "RESETO" LOC = "M4"; #RESET
NET "PULSADOR" LOC = "A7"; #Reactivar recepcion de mensaje
NET "LED" LOC = "M5"; #Led que indica fin de mensaje
NET "SELECTOR" LOC = "P11"; #Recepcion del mensaje o mostrar numero de palabras
```

#### 5.5 Contador de Palabras

Esta mejora tiene como objetivo que cuando se accione uno de los interruptores, en vez de mostrar la recepción del mensaje muestre el número de palabras que lleva el mensaje. Para ello, el primer paso será introducir una señal SELECTOR que actuará como bit de control de un MUX que tiene como entradas los diferentes dígitos y un número. Este MUX estará dentro del registro de desplazamiento, por ello la nueva señal SELECTOR se incluirá en las asociaciones y en los módulos Main, Receptor, Visualización y Registro de Desplazamiento. Lo primero que habrá que necesitar será una nueva señal de salida del autómata de control que sea un contador del número de palabras que llevamos, este contador aumenta su valor '1' cada vez que el autómata pasa por el estado SEPARADOR (que indica que una palabra a acabado, mejora 1) el siguiente paso es adaptar esta señal contador para que pueda usarse en los displays es decir dividir la señal contador en unidades, decenas y centenas o lo que es lo mismo, en código BCD, debido a la complejidad de este módulo se ha usado un módulo VHDL encontrado en internet y que se encuentra en referencias.

En el registro de desplazamiento habrá que usar el selector como bit de control de un MUX En la ROM de descodificación de los displays habrá que incorporar la descodificación de los bits de 0 a 9.

Si cuando se está mostrando el número de palabras se pulsa el botón reset el contador pasa a valer n

#### -Autómata de Control

```
-- AUTOMATA DE CONTROL
--
-- Genera una seal con 8 bits
-- Los primeros 3 bits numeran la cantidad de PUNTOS y RAYAS de cada palabra
-- Los ultimos 5 bits representan de izquierda a derecha cada simbolo,
-- un '0' sera un PUNTO y un '1' sera una RAYA.
-- Cada palabra acaba cuando el automata alcanza el estado ESPACIO,
-- que es cuando se valida.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity aut control is
Port(CLK_1ms: in STD LOGIC; -- reloj
               VALID : in STD LOGIC; -- entrada de dato vlido
               DATO: in STD LOGIC; -- dato (0 o 1)
               CO : in STD LOGIC; -- resultado comparador de ceros
               C1 : in STD LOGIC; -- resultado comparador de unos
               CS : in STD LOGIC; -- resultado comparador de espacios
               RESETO : in STD LOGIC;
               PULSADOR : in STD LOGIC;
               FINAL : in STD LOGIC;
               CODIGO : out STD_LOGIC_VECTOR (7 downto 0); -- codigo morse obtenido
               VALID_DISP : out STD_LOGIC;
               LED : out STD LOGIC;
               CONTADOR: out STD LOGIC VECTOR(8 downto 0));
end aut control;
architecture a aut control of aut control is
type STATE TYPE is (ESPACIO, RESET, SIMBOLO, ESPERA, SEPARADOR, SEPARADOR VALID, FIN);
signal ST : STATE TYPE := RESET;
signal s_ncod : STD_LOGIC VECTOR (2 downto 0):= "000";
signal s_cod : STD_LOGIC VECTOR (4 downto 0):= "00000";
signal contador0: STD LOGIC VECTOR(8 downto 0) := "0000000000";
signal n : INTEGER range 0 to 4;
begin
process (CLK 1ms, RESETO)
begin
 if (RESET0 = '1') then --RESET asincrono
        contador0<= "000000000"; --Resetea el contador de palabras
       ST<=RESET; -- Pone el automata listo para recibir un nuevo simbolo
 elsif (CLK 1ms'event and CLK 1ms='1') then
```

```
case ST is
 when SIMBOLO => --Se ha recibido un punto o una raya
        s_ncod <= s_ncod +1; --Suma 1 al numero de datos recibidos dentro de la mismo simbolo
        s_{-}^{-}cod(n)<_{-}^{-}C1; -- El resultado del comparador indica si el simbolo punto o raya
        n \le n-1; --Todo simbolo no puede tener mas de 5 datos
        ST<=ESPERA;
 when {\tt ESPERA} => {\tt --} {\tt Esperando} un nuevo simbolo
        if (valid='1' and dato='1') then -- Si se ha recibido un dato
               ST<=SIMBOLO;
        elsif(valid='1' and dato='0' and CO='0') then -- Si no se ha recibido nada
               ST<=ESPERA;
        elsif(valid='1' and dato='0' and CO='1') then -- Si el simbolo ha terminado
               ST<=ESPACIO;
        end if;
 when ESPACIO => -- VALIDA EL SIMBOLO
        -- Detector de FIN de mensaje basico
        -- if(s_ncod="011" and s_cod="10100") then
               ST<=FIN;
        if (CS='1') then -- Si el espacio que ha acabado el dato es de 700ms
               ST<=SEPARADOR;
        else
               ST<=RESET; -- Preparacion para recibir un nuevo simbolo
        end if:
 when SEPARADOR => -- Se ha acabado la palabra
        s_ncod<="010"; -- Letra M (Display apagado)</pre>
        s_cod<="11000";
        contador0<= contador0 + 1; -- Suma 1 al numero de palabras
        ST<= SEPARADOR VALID;
 when SEPARADOR_VALID=> -- Valida el simbolo de SEPARADOR
        ST<= RESET;
 when RESET => --Prepara el automata para recibir un nuevo simbolo
       n <= 4;
        s ncod<="000";
        s cod<="00000";
        if(FINAL='1') then -- Si el mensaje ha terminado
               ST<= FIN;
        elsif (VALID='1' and dato='1') then ---Si se ha recibido un simbolo
               ST<=SIMBOLO;
        else
               ST<=RESET:
 end if;
 when FIN =>
       n <= 4;
        s_ncod<="000";
        s cod<="00000";
       if (PULSADOR='1') then --Cuando el punsador valga '1'
               ST<=ESPERA;
                                         -- se reactiva el automata.
        else
               ST <= FIN;
       end if;
 end case;
 end if:
end process;
-- PARTE COMBINACIONAL
LED <='1' when (ST=FIN) else '0';
VALID_DISP<='1' when (ST=ESPACIO or ST=SEPARADOR_VALID) else '0';</pre>
CODIGO(4 \text{ downto } 0) \le s \text{ cod};
CODIGO(7 downto 5) <= s ncod;
CONTADOR <= contador0;
end a_aut_control;
```

#### -NumbertoBCD

```
-- BCD TRANSFORMER
-- Transforma de 0 a 511 de binario a bcd
```

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity bintobcd is
  PORT( num_bin: in STD_LOGIC_VECTOR(8 downto 0); centenas: out STD_LOGIC_VECTOR(7 downto 0); decenas: out STD_LOGIC_VECTOR(7 downto 0);
                    unidades: out STD_LOGIC_VECTOR(7 downto 0));
end bintobcd:
architecture Behavioral of bintobcd is
SIGNAL num bcd: STD LOGIC VECTOR(10 downto 0);
begin
   proceso_bcd: process(num_bin)
    variable z: STD LOGIC VECTOR(19 downto 0);
         -- Inicializacin de datos en cero.
z := (others => '0');
          -- Se realizan los primeros tres corrimientos.
         z(11 \text{ downto } 3) := \text{num bin;}
         for i in 0 to 5 loop
               -- Unidades (4 bits).
              if z(12 \text{ downto } 9) > 4 \text{ then}
                   z(12 \text{ downto } 9) := z(12 \text{ downto } 9) + 3;
              end if;
              -- Decenas (4 bits).
              if z(16 \text{ downto } 13) > 4 \text{ then}
                   z(16 \text{ downto } 13) := z(16 \text{ downto } 13) + 3;
              end if;
               -- Centenas (3 bits).
              if z(19 \text{ downto } 17) > 4 \text{ then}
                   z(19 \text{ downto } 17) := z(19 \text{ downto } 17) + 3;
              end if;
               -- Corrimiento a la izquierda.
              z(19 \text{ downto } 1) := z(18 \text{ downto } 0);
          end loop;
          -- Pasando datos de variable Z, correspondiente a BCD.
         num bcd \leq z(19 downto 9);
     end process;
 -- Parte combinacional
 centenas(7 downto 3)<="00000";
 decenas (7 downto 4) <= "0000";
 unidades(7 downto 4)<="0000";
 centenas(2 downto 0) <= num bcd(10 downto 8);
 decenas(3 downto 0) <= num bcd(7 downto 4);
 unidades (3 downto 0) <= num bcd (3 downto 0);
end Behavioral;
```

#### -Registro de Desplazamiento

```
______
-- REGISTRO DESPLAZAMIENTO
-- Este modulo desplaza las senales
-- eliminando la mas antigua y andiendo
-- la nueva senal cada vez que EN vale '1'
-- que es cuando ha llegado un simbolo nuevo
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC arith.ALL;
use IEEE.STD LOGIC unsigned.ALL;
entity rdesp_disp is
Port ( CLK 1ms : in STD LOGIC; -- entrada de reloj
            EN : in STD LOGIC; -- enable
            E: in STD LOGIC VECTOR (7 downto 0); -- entrada de datos
           RESETO : in STD LOGIC;
            SELECTOR : in STD_LOGIC; --Selecciona entre el mensaje y el numero de palabras
            CENTENAS : in STD_LOGIC_VECTOR(7 downto 0);
```

```
DECENAS : in STD LOGIC VECTOR(7 downto 0);
                 UNIDADES: in STD_LOGIC_VECTOR(7 downto 0);
Q0: out STD_LOGIC_VECTOR (7 downto 0); -- salida Q0
                 Q1 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q1
                 Q2 : out STD_LOGIC_VECTOR (7 downto 0); -- salida Q2 Q3 : out STD_LOGIC_VECTOR (7 downto 0)); -- salida Q3
end rdesp disp;
architecture rdesp disp of rdesp disp is
SIGNAL QS0: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS1: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS2: STD_LOGIC_VECTOR(7 DOWNTO 0);
SIGNAL QS3: STD_LOGIC_VECTOR(7 DOWNTO 0);
process (CLK 1ms, RESETO) -- Reset asincrono
 if(RESET0='1') then -- Cuando el reset esta a '1'
  QSO<="01110100"; -- ponemos un simbolo cuya sepresentacion sean
  QS1<="01110100";
                        -- todos los displays apagados.
  QS2<="01110100";
  QS3<="01110100";
 elsif (CLK 1ms'event and CLK 1ms='1') then
         if(EN='1') then -- Cuando llega un nuevo simbolo
                 QSO<=QS1; -- se hace el desplazamiento
                 QS1<=QS2;
                 QS2<=QS3;
                 QS3<=E;
                           --Introduce el nuevo simbolo
        end if;
 end if;
end process;
-- MUX con SELECTOR como bit de control
QO<= QSO when (SELECTOR='1') else "01110100"; -- Si no esta mostrando el mensaje esta apagado
Q1<= QS1 when (SELECTOR='1') else CENTENAS;
Q2<= QS2 when (SELECTOR='1') else DECENAS;
Q3<= QS3 when (SELECTOR='1') else UNIDADES;
end rdesp disp;
```

#### **ANEXO I**

Un anexo por cada contenido que no vaya en secciones anteriores

#### ANEXO II

...

#### **REFERENCIAS**

Módulo Binary to BCD

http://www.estadofinito.com/binario-bcd-7seg/